Дистанційне навчання Home
Дистанционное обучение в СумГУ: дисциплины » Архитектура вычислительных систем

Вступ

-

Мета та завдання

Цель изучения курса - усвоение принципов построения вычислительных устройств на современной элементной базе.

Дисциплина является общеобразовательной. Задача изучения дисциплины заключается в получении студентами навыков, знаний и умения использования методов анализа и оценки вычислительных устройств с точки зрения их эффективного использования.

Автори

кафедра электроники и компьютерной техники

Зубань Юрий Александрович
кандидат технических наук, доцент

Лопатченко Борис Константинович
кандидат технических наук, доцент


Содержание дисциплины О курсе
    Автор
    Алгоритм
Введение в ЭВМ
    Информблок
   Основные понятия
   Основные характеристики ЭВМ
   Обобщенная структура и принципы построения ЭВМ
   Алгоритм и программа
   Принцип программного управления
   Этапы вычислений и логическая организация ЭВМ
   Стандартные элементы структур современных ЭВМ
   Классификация ЭВМ
   SISD
   SIMD
   MISD
   MIMD
   Уровни организации ЭВМ
Форма представления данных в ЭВМ
    Информблок
   Позиционные системы счисления
   Подбор весовых коэффициентов
   Алгоритм последовательного деления/умножения
   Системы счисления с кратным основанием
   Формы представления чисел
   Арифметические операции в цифровых устройствах
   Основные аксиомы, теоремы и тождества логики
   Способы представления булевых функций
   Минимизация булевых функций
    Практические задания
       Видеоиструкция к тренажеру
Машинный и микропрограммный уровни организации ЭВМ
    Информблок
   Архитектура системы команд
   Форматы команд
   Адресация данных и команд
   Прямые способы адресации.
   Непрямые способы адресации
   Адресация команд
   Типы машинных команд
   Команды обработки данных.
   Микропрограммный уровень организации
Компоненты вычислительных систем
    Информблок
   Дешифраторы
   Шифраторы
   Мультиплексоры
   Триггеры
   Асинхронные и синхронные триггеры
   Функциональное назначение входов триггеров
   Асинхронный RS-триггер на элементах ИЛИ-НЕ
   D-триггер
   Т-триггер
   JK-триггер
   Счетчики и делители
   Классификация счетчиков
   Регистры
   Классификация регистров.
   Регистры памяти.
   Регистры сдвига
   Шины
   Основные параметры цифровых микросхем
Микропроцессоры
    Информблок
   Основные характеристики микропроцессора
   Структурная схема микропроцессора
   Полный цикл работы МП при выполнении команды
Системный уровень организации ЭВМ
    Информблок
   Программный режим работы
   Организация прерывания процессора
   Программная модель внешнего устройства
Конвейерная организация
    Информблок
   Общие понятия
   Организация конвейера
   Суперскалярная обработка
Память
    Информблок
   Основные технические характеристики памяти
   Организация полупроводниковой памяти
   Random Access Memory - запоминающие устройства с произвольной выборкой
   Статическая память
   Динамическая память
   Стековая память
   Ассоциативная память.
   Иерархия памяти
   Организация кэш-памяти
   Принципы организации основной памяти в современных ЭВМ
   Виртуальная память и организация защиты памяти
   Страничная организация памяти
   Сегментация памяти
Обзор 32-разрядных микропроцессоров
    Информблок
   Общий обзор структур, характеристик и архитектур 32-разрядных микропроцессоров
   RISC-процессоры
   Микропроцессоры ARM.
   Микропроцессоры Alpha.
   Микропроцессоры PowerPC.
   CISC - процессоры
   Микропроцессоры фирмы Intel.
   Микропроцессор i80386.
   Микропроцессор i486.
   Микропроцессоры фирмы АМD.
   Микропроцессоры фирмы Cyrix.
   Микропроцессоры фирмы Моtorola серии МС680ХХ.
   Отечественные микропроцессоры.
Поколения ЭВМ. История развития
    Информблок
   Первое поколение ЭВМ
   Второе поколение ЭВМ
   Третье поколение ЭВМ
   Четвертое поколение ЭВМ
   Пятое поколение ЭВМ